Bus arrière (bsb)

Définition - Que signifie Backside Bus (BSB)?

Un bus arrière (BSB) est un bus interne qui relie l'unité centrale de traitement à la mémoire cache, comme le cache de niveau 2 (L2) et de niveau 3 (L3). Le processeur stocke souvent de la mémoire dans le cache. Ici, il stocke les données fréquemment utilisées et qui doivent être récupérées rapidement.

Avant le BSB, les ordinateurs utilisaient le système de bus unique, qui était beaucoup plus lent et créait souvent des goulots d'étranglement. Le BSB a amélioré la communication du processeur avec la mémoire cache en réduisant les signaux généraux et en éliminant les procédures excessives. Aujourd'hui, la plupart des PC intègrent le cache L2 et L3 dans le CPU, ce qui rend BSB obsolète.

Definir Tech explique Backside Bus (BSB)

Il existe deux bus internes qui acheminent les données depuis et vers le CPU: le bus arrière et le bus frontal (FSB). Le bus arrière transmet des données entre le CPU et le cache secondaire, tandis que le bus frontal communique entre le CPU et la mémoire. Le processeur doit accéder rapidement au cache L2 en cas de besoin. Si la mémoire cache L2 ne peut pas être localisée et transmise rapidement, le processeur sera moins efficace.

Le cache L2 est situé près du processeur afin qu'il soit facilement accessible. Le cache secondaire stocke des données qui sont utilisées de manière répétée afin qu'elles puissent être transmises rapidement pour aider le CPU à traiter les données plus efficacement. Souvent, le BSB a une vitesse d'horloge proche de la vitesse d'un processeur. Le FSB, en revanche, est beaucoup plus lent à environ la moitié de la vitesse du processeur.

Avant qu'un processeur ne lise ou n'écrit des données dans la mémoire principale, il examine d'abord les données du cache pour voir s'il existe une copie. S'il existe une copie des données, le processeur lit ou écrit rapidement à partir du cache, ce qui accélère considérablement le traitement.

Dans les PC plus anciens, il n'y avait pas de cache L2 ou L3. Au lieu de cela, le bus arrière accédait au cache de manière externe, ce qui était lent, mais toujours beaucoup plus rapide que l'utilisation de la RAM via le FSB. Un système qui utilise les deux bus est appelé architecture à double bus ou architecture à double bus indépendant (DIB). Un ordinateur doté d'une architecture DIB possède un bus qui se connecte à la mémoire principale et un autre bus qui se connecte au cache L2. L'architecture à double bus a introduit de nombreuses nouvelles conceptions. Aujourd'hui, la plupart des PC ont intégré le cache L2 et L3 sur le CPU, ce qui a rendu le BSB obsolète.