Cache de niveau 1 (cache l1)

Définition - Que signifie le cache de niveau 1 (cache L1)?

Un cache de niveau 1 (cache L1) est un cache mémoire qui est directement intégré au microprocesseur, qui est utilisé pour stocker les informations récemment accédées du microprocesseur, il est donc également appelé cache primaire. Il est également appelé cache interne ou cache système.

Le cache L1 est la mémoire cache la plus rapide, car il est déjà intégré à la puce avec une interface à état d'attente nul, ce qui en fait le cache le plus cher parmi les caches CPU. Cependant, sa taille est limitée. Il est utilisé pour stocker des données auxquelles le processeur a récemment accédé, des fichiers critiques qui doivent être exécutés immédiatement et c'est le premier cache à accéder et à traiter lorsque le processeur lui-même exécute une instruction informatique.

Definir Tech explique le cache de niveau 1 (cache L1)

Dans les microprocesseurs plus récents, le cache L1 est divisé également en deux: un cache qui est utilisé pour conserver les données du programme et un autre cache qui est utilisé pour conserver les instructions pour le microprocesseur. Certains microprocesseurs plus anciens, en revanche, utilisent le cache L1 non divisé et l'utilisent pour stocker à la fois les données de programme et les instructions du microprocesseur.

Il est mis en œuvre avec l'utilisation de la mémoire vive statique (SRAM), qui se décline en différentes tailles en fonction de la qualité du processeur. Cette SRAM utilise deux transistors par bit. Les deux transistors forment un circuit appelé «bascule» car il a deux états entre lesquels il peut basculer; le deuxième transistor gère la sortie du premier transistor. Tant que l'alimentation est fournie au circuit, il peut contenir des données sans assistance externe.

Toutes les conceptions de cache L1 suivent le même processus; la logique de contrôle du cache L1 stocke les données fréquemment utilisées dans le cache et ne met à jour la mémoire externe que lorsque la CPU passe le contrôle à d'autres maîtres de bus lorsque les périphériques effectuent un accès direct à la mémoire.